| Titre : | Intégration de Logique Reconfigurable dans les Circuits Sécurisés | | Type de document : | texte imprimé | | Auteurs : | Nicolas VALETTE, Auteur | | Année de publication : | 2008 | | Langues : | Français (fre) | | Tags : | CIRCUITS SECURISES CRYPTANALYSE ATTAQUES MATERIELLES DPA CONTRE-MESURES DPA CIRCUITS RECONFIGURABLES GENIE INFORMATIQUE, AUTOMATIQUE ET TRAITEMENT DU SIGNAL | | Index. décimale : | THE Thèses de doctorat | | Résumé : | Ces travaux traitent des problèmes de sécurité et de flexibilité dans le domaine des circuits sécurisés. Dans ce manuscrit, après la présentation de notions cryptographiques, nous étudions deux problématiques distinctes. La première concerne les attaques par clonage et retro-ingénierie. Dans ce sens, nous proposons une solution basée sur l'utilisation de logique reconfigurable répartie, et traitons aussi du protocole de reconfiguration associé. La seconde problématique étudiée dans ce manuscrit vise à éviter les attaques par analyse des canaux cachés. Nous suggérons alors une contre-mesure, basée sur la reconfiguration dynamique des chemins de données du circuit intégré. Cette contre-mesure est présentée selon différentes variantes et évaluée selon différents placements et niveaux d'abstraction. | | Directeur(s) de thèse : | TORRES L. | | Co-directeur(s) de thèse : | SASSATELLI G. | | Rapporteur(s) : | FISCHER V.;GOGNIAT G. | | Examinateur(s) : | ROUZEYRE B.;BANCEL F.;LIARDET P.Y. | | Date de soutenance : | 06/05/2008 |
Intégration de Logique Reconfigurable dans les Circuits Sécurisés [texte imprimé] / Nicolas VALETTE, Auteur . - 2008. Langues : Français ( fre) | Tags : | CIRCUITS SECURISES CRYPTANALYSE ATTAQUES MATERIELLES DPA CONTRE-MESURES DPA CIRCUITS RECONFIGURABLES GENIE INFORMATIQUE, AUTOMATIQUE ET TRAITEMENT DU SIGNAL | | Index. décimale : | THE Thèses de doctorat | | Résumé : | Ces travaux traitent des problèmes de sécurité et de flexibilité dans le domaine des circuits sécurisés. Dans ce manuscrit, après la présentation de notions cryptographiques, nous étudions deux problématiques distinctes. La première concerne les attaques par clonage et retro-ingénierie. Dans ce sens, nous proposons une solution basée sur l'utilisation de logique reconfigurable répartie, et traitons aussi du protocole de reconfiguration associé. La seconde problématique étudiée dans ce manuscrit vise à éviter les attaques par analyse des canaux cachés. Nous suggérons alors une contre-mesure, basée sur la reconfiguration dynamique des chemins de données du circuit intégré. Cette contre-mesure est présentée selon différentes variantes et évaluée selon différents placements et niveaux d'abstraction. | | Directeur(s) de thèse : | TORRES L. | | Co-directeur(s) de thèse : | SASSATELLI G. | | Rapporteur(s) : | FISCHER V.;GOGNIAT G. | | Examinateur(s) : | ROUZEYRE B.;BANCEL F.;LIARDET P.Y. | | Date de soutenance : | 06/05/2008 |
|