Axe 2 : Intégration technologique

Les travaux menés dans cet axe relèvent de la prise en compte ou de l’exploitation intelligente du substrat technologique pour optimiser les performances des systèmes au sens large du terme. Ceci concerne des travaux sur les technologies mémoires émergentes (MRAM notamment) avec des contributions sur des cellules hybrides, s’appuyant sur la technologie CMOS et sur des mémoires MRAM non-volatiles [I3], innovantes et brevetées, à des fins d’intégrations architecturales pour les systèmes embarqués ou encore pour la hiérarchie mémoire de systèmes multicoeurs [I1] [I2]. Des travaux sont également menés sur les réseaux de communication intégrés (NoC) avec prise en compte des procédés de fabrication (3D TSV, asynchrones, FDSOI) ou bien encore sur la construction de modèles compacts pour l’estimation de la consommation ou de la température de fonctionnement en utilisant des approches de fouille de données.

[I1]   S. Senni, L. Torres, G. Sassatelli, A. Gamatié, B. Mussard, « Exploring MRAM technologies for Energy Efficient Systems-On-Chip », IEEE Journal on Emerging and Selected Topics in Circuits and Systems, 2016.

[I2]   S. Senni, L. Torres, G. Sassatelli, A. Gamatié, B. Mussard, « Potential Applications Based on NVM Emerging Technologies », DATE: Design, Automation and Test in Europe, Mar 2015, Grenoble, France. IEEE, pp.1012-1017, 2015.

[I3]   B. Jovanovic, R. M. Brum, L. Torres, « A hybrid magnetic/complementary metal oxide semiconductor three-context memory bit cell for non-volatile circuit design », Journal of Applied Physics, American Institute of Physics, 2014, 115 (13), pp.134316.

[I4]   B. Jovanovic, R. Brum, L. Torres, « Comparative Analysis of MTJ/CMOS Hybrid Cells based on TAS and In-plane STT Magnetic Tunnel Junctions », IEEE Transactions on Magnetic,  2014.

[I5]       F. Bruguier, L. Torres, P. Benoit, B. Morgan, J. Tarrillo, T. Jorge, F. Kastensmidt, R. Reis, « Using electromagnetic emanations for variability characterization in Flash-based FPGAs », ISVLSI: IEEE Computer Society Annual Symposium on VLSI, Aug 2013, Natal, Brazil. pp.109-114, 2013, Proceedings of the 2013 IEEE Computer Society Annual Symposium on VLSI (ISVLSI).

Dernière mise à jour le 08/09/2017